edig_lista_02.pdf

3
Universidade Paulista – UNIP Instituto: ICET Curso: Engenharia Elétrica Disciplina: Eletrônica Digital (EDIG) Prof.: Charles Rodamilans Turma: Data: ____/____/______ Aluno: RA: Lista 02 – Questões 1) Projete um contador binário de módulo 100 usando dois 74HC161 e todas as portas necessárias. Os CIs devem ser conectados em cascata sincronamente, para produzir a sequencia de contagem de 0 a 99. A entrada de habilitação de contagem ativa em BAIXO (EN’) e o clear assíncrono ativa em baixo (CLR’). Qual é a saída MSB? 2) Projete um contador síncrono auto-reciclável de módulo 5 que produz a seguinte seqüência: 100, 011, 010, 001, 000 e repete. Use Flip-Flops J-K. Force os estados não usados para irem para 000 no próximo pulso de clock. 3) Projete um contador binário decrescente de módulo 8, síncrono, com FFs D. 4) Um conjunto de registradores 74ALS174 é conectado como mostrado na circuito abaixo. Que tipo de transferência de dados é executada em cada registrador? Determine a saída de cada registrador quando MR’ é pulsado momentaneamente em nível BAIXO e depois de cada um dos pulos do clock indicados (CP#) na tabela abaixo.

Transcript of edig_lista_02.pdf

  • Universidade Paulista UNIP Instituto: ICET Curso: Engenharia Eltrica Disciplina: Eletrnica Digital (EDIG) Prof.: Charles Rodamilans Turma: Data: ____/____/______ Aluno: RA:

    Lista 02 Questes

    1) Projete um contador binrio de mdulo 100 usando dois 74HC161 e todas as portas necessrias. Os CIs devem ser conectados em cascata sincronamente, para produzir a sequencia de contagem de 0 a 99. A entrada de habilitao de contagem ativa em BAIXO (EN) e o clear assncrono ativa em baixo (CLR). Qual a sada MSB?

    2) Projete um contador sncrono auto-reciclvel de mdulo 5 que produz a seguinte seqncia: 100, 011, 010, 001, 000 e repete. Use Flip-Flops J-K. Force os estados no usados para irem para 000 no prximo pulso de clock.

    3) Projete um contador binrio decrescente de mdulo 8, sncrono, com FFs D.

    4) Um conjunto de registradores 74ALS174 conectado como mostrado na circuito abaixo. Que tipo de transferncia de dados executada em cada registrador? Determine a sada de cada registrador quando MR pulsado momentaneamente em nvel BAIXO e depois de cada um dos pulos do clock indicados (CP#) na tabela abaixo.

  • 5) Complete o diagrama de tempo abaixo para um 74HC174.

    6) Para cada item a seguir, indique o tipo de memria descrita: MROM, PROM, EPROM, EEPROM ou flash. Alguns itens correspondero a mais de um tipo de memria:

    a. Pode ser programada pelo usurio, mas no pode ser apagada. b. programada pelo fabricante. c. voltil. d. Pode ser apagada e reprogramada diversas vezes. e. Palavras individuais podem ser apagadas e reescritas. f. apagada com luz ultravioleta. g. apagada eletricamente. h. Usa fusveis. i. Pode ser apagada totalmente ou em setores de 512 bytes. j. No precisa ser removida do sistema para ser apagada e reprogramada. k. Requer uma tenso de alimentao especial para programao. l. O tempo de apagamento de cerca de 15 a 20 min.

  • 7) Mostre como uma MROM pode ser utilizada para armazenar a funo y = 3x + 5, onde a entrada de endereo o valor de x e o valor da sada de dados y.

    8) Mostre como conectar dois multiplexadores, para implementar a funo de multiplexao requerida pelo circuito abaixo:

    9) Mostre como combinar dois CIs RAM 6206 para produzir um mdulo de 32K x 16. CI RAM 6206 possui a configurao de 32K x 8 e tambm as entradas de controle R/W, CE e OE.

    10) Desenhe um diagrama completo para uma memria de 256K x 8 que usa o CI de RAM com as seguintes especificaes: capacidade de 64K x 4, linhas comuns de entradas/sada e duas entradas para seleo chip ativas em BAIXO. Dica 1: Crie um diagrama para 64K x 8 e utilize-o para fazer o diagrama 256 x 8. Dica 2: O circuito 256K x 8 pode ser projetado usando apenas dois inversores mais os chips de memria.