Daniel Pereira 120009722 Tarefa1

download Daniel Pereira 120009722 Tarefa1

of 5

description

simulação cadence

Transcript of Daniel Pereira 120009722 Tarefa1

  • GAMA, dia 07 de Setembro de 2015

    EXPERIMENTO 1 CURVAS DE

    TRANSSTORESnMOS e pMOS.

    No presente documento, apresentado um relatrio acercade um experimento realizando emsala de aula com auxlio dosoftware CADENCE, onde foramsimulados a partir de modelosesquemticos e em SPICE.

    Membro: Daniel Pereira de SouzaMatrcula: 12/0009722

  • 1- SIMULAO DO TRANSSTOR pMOS ATRAVS DO ESQUEMTICOPara que esta etapa fosse feita com xito, seria necessrio elaborar um

    esquemtico anlogo ao do exemplo, com a diferena de se utilizar um transistor

    pMOS com as especificaes ali contidas. Para isso, utiliza-se a mesma biblioteca

    (PRIMLIB), mas escolhe-se o esquemtico pmos4. Para se construir um circuito

    anlogo ao anterior utilizando um transistor pMOS, deve-se fazer um esquemtico

    igual ao da figura 1:

    A anlise feita no ambiente do simulador do tipo DC. Para que se faa a

    simulao em todos os valores necessrios para a simulao, deve-se utilizar a

    anlise paramtrica. As curvas obtidas atravs da simulao so as seguintes:

    Observemos que, considerando a montagem no esquemtico, as curvas so

    exatamente como esperadas, conforme possvel verificar na seguinte figura,

    FIGURA 1 Esquemtico da montagem de um transistor PMOS

    Figura 2 Grfico obtido para a simulao PMOS

  • presente na literatura.(HAZAVI)

    2 SIMULAO DE ARQUIVOS SPICEA) Qual o objetivo dessa simulao?

    O objetivo da presente simulao a aquisio de experincia em simular, no

    Cadence, circuitos construdos em spice (utilizando a ferramenta spectre), de forma

    a amadurecer ainda mais o contato com tais ferramentas.

    Perceber ambas as simulaes produzindo os resultados esperados amplia

    consideravelmente o leque de possibilidades no que se trata de escolher as

    ferramentas adequadas.

    B) A partir da descrio Spice, desenhe o circuito equivalente de ids.sp,enumerando os ns.

    FIGURA 3 Imagem colhida na literatura para a simulao do transistor

    FIGURA 4 Equivalente da descrio spice

  • C) Identifique, nas formas de onda, as regies de transistor cortado, linear esaturado.

    D) Simule o arquivo ids_p.sp, apresente as formas de onda com os labels deVg e explique o comportamento do circuito.

    O presente circuito apresenta um comportamento anlogo ao nmos, s que

    com comportamente invertido, considerando as tenses de entrada e considerando

    FIGURA 5 IDENTIFICAO DAS REGIES DE ATUAO

    FIGURA 6 Grfico da simulao do transistor pmos no spice com os respectivos labels

  • uma tenso positiva no gate. Sabendo disso, possvel perceber que as regies

    triodo e saturado estava espelhadas em relao ao nmos. A diferena em relao ao

    grfico obtido anteriormente pelo esquemtico se deve montagem, que no spice

    diferente as tenses no gate variam, efetivamente de 0 a 3.3 e no de -3.3 a 0,

    como possvel perceber no esquemtico.